| 网站首页 | 范文 | 演讲致词 | 汇报体会 | 总结报告 | 公文方案 | 领导讲话 | 党建工会 | 论文 | 文档 | 
您现在的位置: 范文大全网 >> 论文 >> 工科论文 >> 电子机械 >> 正文 用户登录 新用户注册
VOIP语音网关的硬件实现关键技术分析           
VOIP语音网关的硬件实现关键技术分析
摘要:VOIP语音网关在传统的电话交换企业级用户也可利用本网关实现在Internet上的免费通话。该语音网关使用多种语音压缩技术,使得在保证语音传输质量的同时,只需占用用户较少的带宽。
  
  1.3 VOIP语音网关的结构设计
  在硬件功能模块的具体设计中,为了使设计合理,确保测量的精度,以获得最佳的设计效果,应该注意以下几个设计原则;(1)用最新或是功能更完善的芯片,功能强的芯片使系统的精度和可靠性得到了保证。(2)电路设计上应该留有余地,以考虑将来扩展和修改的需要,因为软件的升级比硬件要方便得多,而且往往只要修改或添加软件中数据。处理的模式或算法,就可以大幅度地提高系统的功能。(3)以软件代硬件。(4)选用HCMOS工艺的芯片,目的是降低功耗。(5)仔细讲究布局布线。
  
  2 VOIP语音网关的硬件实现技术分析
  
  2.1 ARM处理器$3C4510B
  ARM具有领先的技术和优越的产品性能。由于ARM技术方案架构具备低功耗、高效能、低成本以及小体积等特性,使得ARM得到了众多用户。ARM的16/32位嵌入式处理器技术是世界上应用最为普遍的微处理器结构。芯片S3C4510B各功能模块除了ARMTTDMI核以外。S3C4510B比较重要的片内外围功能模块包括:2个带缓冲描述符的HDLC通道(2-channal HDLCs with DMA);2个DART通道;2个GDMA通道;2个32位定时器(32BIT TIMER);18个可以编程的I/O口;一个IIC接口。其中几个重要模块包括:(1)Ethernet控制器,Ethernet控制器集成在S3C4510B上,使该芯片方便了在以太网的应用。(2)HDLCHigh-Level Data Link Control)高层数据链路协议。(3)DART。2个可工作于DMA方式或中断方式的DART模块,支持5,6,7,8位的串行数据发送和接收。(4)PLL电路。外部时钟可由片内PLL倍频以提高系统时钟,输入频率范围;10MHz-40MHz,输出频率可以是输入时钟的5倍。外围晶振时钟就在此接入后倍频的。(5)CPU内核概述及特殊功能寄存器(Special Registers)。
  
  2.2 系统时钟电路
  S3C4510B的系统时钟由有源晶振10MHZ提供,经S3CA510B内部分频得到50MHZ的时钟作为本开发板CPU的内部时钟。片内的PLL电路兼有频率放大和信号提纯的功能,因此。系统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。
  有源晶振的1脚接SV电源。2脚悬空,3脚接地,4脚为晶振的输出。可通过一个小电阻(此处为22欧姆)接S3C4510B的XCLK引脚。
  
  2.3 10Mbps/100Mbps以太网接口电路
  该部分的接口电路是语音网关与IP网的接口通道,是语音网关呼叫信令的收发,语音的传送接收的“关口”。此外,在网关的开发调试阶段,也用于在交叉编译环境中将用户程序从网口传送到目标机(语音网关)上,方便程序的编译,减少工作量。以太网接口电路由S3C4510B的相关电路,物理层芯片,网口变压器,网口RJ45组成。
  作为一款优秀的网络控制器,S3C4510B内嵌一个ETHERNET控制器,S3C4510B的以太网控制器工作于10/100Mb/s全双工或半双工模式。半双工模式下支持IEEE 802.3载波多点侦听/冲突检测协议(CSMA/CD)。全双工模式下,支持IEEE 802.3 MAC层控制协议。以太网控制器的MAC层支持媒体无关接口(MII,Media Inde-pendent Interface)及带有缓冲DMA的接口(BDI)。MAC层自带有收、发模块,流控制模块、用于存储网络地址的匹配地址存储器(Content Address Memory,CAM)以及一些命令寄存器、状态寄存器、错误计数器寄存器构成。

  2.4 串行接口电路
  串口,简单地说,就是串行收发数据的接口,串口通信是一种异步通信方式,负责异步串行收发数据的模块叫UART(Universal Asynchronous Receiver/Transmitter),RS232-C标准采用的接口是九芯或25芯的D型插头实现基本的串行通信功能,实际上只需要RXD。TXD,GND但由于RS-232-C标准所定义的高低电平与S3CA510B系统的LVTTL电路所定义的高低电平信号完全不同,LVTTL的标准逻辑“1”对应2V--3V电平,标准逻辑“0”对应0-0.4V电平,而RS-232-

[1] [2] 下一页

  • 上一个论文:

  • 下一个论文:
  • 推荐文章
    基于Android平台的纹理映射分
    关于ACTA与TRIPS关系及对中国
    用Action script动作脚本制作
    基于Android平台的纹理映射分
    中小物流企业Iip理念践行之道
    我国风险投资对创业板企业IP
    后TRIPs时代我国知识产权反垄
    ICIIP 2011
    关于TRIPS协议下我国知识产权
    农业科技活动中PowerPoint幻