基于FPGA的音频录放 |
|
|
个内部定时器(Interval Timer):使用缺省设置,把“timer_1”改写成“timer_stamp”。 6.添加系统ID(System ID):使用缺省设置,把“sysid_0”改写为“sysid”。 7.添加LED输出连接PIO:“Width”为26位的输出方式,其他使用缺省值,将名称改为“led_pio”。 8.添加按键和栓扣开关输入PIO: (1)按键开关输入PIO的“Width”为4;“Direction” 为“input only”;“Edge capture register”栏的“Sychronously Capture”选择为“Falling edge”;“Interrupt”栏的“Generate IRQ”选择“Edge”,将名称改为“button_pio”。 (2)栓扣开关(switch)输入PIO的“Width”为18;“Direction”为 input;其他为默认值,将名称改为“switch_pio”。 9.添加PLL:(1)100MHz的C0,用于系统硬件;(2) 100MHz的C1,用于“sdram”;(3)18.518MHz的C2,用于“audio”。这里需要注意:用于“sdram”的c1的“Clock phase shift”设置为“-65ps”。 设置了PLL后,在“SOPC Builder”工具页面的“Clock Settings”栏下:“pll_0_c0”改名为“pll_上一页 [1] [2] [3] [4] [5] 下一页 |
|
|
|
上一个论文: SMSC推出高集成度三频无线耳麦音频处理器 下一个论文: 按需自制课件中的音频 |
|